Percobaan 1 Kondisi 13



1. Kondisi  [Kembali]

Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang AND dengan 3 input dan 4 input, kemudian gerbang NOR dengan 3 dan 4 input,kemudian 2 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.


2.Gambar Rangkaian [Kembali]

Gambar Rangkaian sebelum dijalankan


Gambar Rangkaian sesudah dijalankan


3. Video [Kembali]




4.Prinsip Kerja Rangkaian [Kembali]

1. Input Sakelar (SW1–SW3)

Tiga sakelar (SW1, SW2, dan SW3) berfungsi sebagai masukan utama. Setiap sakelar adalah jenis SPDT (Single-Pole, Double-Throw), yang berarti setiap sakelar dapat memilih salah satu dari dua jalur. Dalam konteks ini, jalur atas terhububung dengan Vcc logika 1 dan jalur bawah (terhubung ke ground atau logika '0') menentukan nilai input. Kombinasi posisi ketiga sakelar ini menghasilkan nilai biner yang akan diproses.

2. Gerbang AND (U1, U2, U3)

  • Gerbang AND 3-Input (U1 dan U2):

    • U1 menerima input dari SW1, SW2, dan SW3. Output U1 akan bernilai Logika 1 ($V_{DD}$) jika ketiga inputnya bernilai 1 (HIGH), dan bernilai Logika 0 (LOW) pada kondisi input lainnya.

    • U2 juga menerima input dari SW1, SW2, dan SW3. Prinsip kerjanya sama dengan U1; outputnya Logika 1 hanya jika SW1, SW2, dan SW3 semuanya bernilai 1.

  • Gerbang AND 4-Input (U3):

    • U3 menerima input dari SW1, SW2, SW3, dan jalur output dari SW3 (jalur ini terhubung ke input keempat, tetapi secara topologi hanya ada 3 sakelar fisik yang memberikan variasi input). Output U3 akan bernilai Logika 1 jika semua inputnya bernilai 1.

3. Gerbang XOR (U7 dan U8)

  • Gerbang XOR (U7):

    • Gerbang XOR U7 memproses keluaran dari U1 dan U2.

    • Output U7 akan bernilai Logika 1 jika kedua inputnya berbeda (salah satu 1 dan yang lain 0).

    • Output U7 akan bernilai Logika 0 jika kedua inputnya sama (keduanya 0 atau keduanya 1).

  • Gerbang XOR (U8):

    • Gerbang XOR U8 menerima input dari U2 dan U3.

    • Prinsip kerjanya sama dengan U7; outputnya Logika 1 jika input dari U2 dan U3 berbeda, dan Logika 0 jika keduanya sama.

4. Gerbang XNOR (U4:A)

  • Gerbang XNOR (U4:A):

    • U4:A (yang kemungkinan adalah salah satu gerbang dalam IC 4077) memproses keluaran dari U7 dan U8.

    • Gerbang XNOR adalah kebalikan dari XOR. Output U4:A akan bernilai Logika 1 jika kedua inputnya sama (keduanya 0 atau keduanya 1).

    • Output U4:A akan bernilai Logika 0 jika kedua inputnya berbeda (salah satu 1 dan yang lain 0).

5. Output Akhir

Hasil akhir dari seluruh rangkaian ditampilkan pada LOGIC PROBE yang terhubung ke output gerbang XNOR (U4:A). Nilai yang ditampilkan ("0" atau "1") adalah hasil akhir pengolahan logika dari kombinasi masukan tiga sakelar (SW1–SW3) melalui serangkaian gerbang AND, XOR, dan XNOR.


5. Download File [Kembali]

Download File Rangkaian disini

Download File Video disini


Komentar

Postingan populer dari blog ini

Tugas Besar

Cover